Session Track
PS2
설계(아날로그/시스템)
온라인발표장,
15:00~16:30
좌장: 이원영(서울과학기술대학교), 김상완(아주대학교), 이승은(서울과학기술대학교)
PS2-1
15:00~16:30
Filter Tuning System을 적용한 460uW 저전력 Baseband Analog
PS2-2
15:00~16:30
저전력 200kHz S/R을 갖는 12-Bit SAR ADC Buffer를 위한 Two Stage Class AB Rail to Rail Folded Cascode Amplifier 설계
PS2-3
15:00~16:30
Design of All-Digital Phase-Locked Loop for Automotive CIS Interface
PS2-4
15:00~16:30
높은 frame rate을 위한 Column-parallel Two-step ADC CMOS 이미지 센서
PS2-5
15:00~16:30
20dB의 Gain을 가지는 5-stage의 CML Latch를 이용한 Limiting Amplifier
PS2-6
15:00~16:30
5GHz 링 오실레이터에 기반한 8-in 1 11비트 멀티 이벤트 TDC
PS2-7
15:00~16:30
LPDDR5 메모리 인터페이스를 위한 6.4Gb/s/pin PHY I/O 설계
PS2-8
15:00~16:30
TDC 기반의 DCC 내장형 고속 Digital DLL
PS2-9
15:00~16:30
8.0 GHz Fast-Lock 차동 디지털 MDLL 주파수 증배기